上拉就是將不確定的信號(hào)通過(guò)一個(gè)電阻嵌位在高電平,電阻同時(shí)起限流作用。下拉同理。
上拉是對(duì)器件注入電流,下拉是輸出電流。
上下拉電阻的作用
1、在coms芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。
2、當(dāng)ttl電路驅(qū)動(dòng)coms電路時(shí),如果ttl電路輸出的高電平低于coms電路的最低高電平(一般為3.5v),這時(shí)就需要在ttl的輸出端接上拉電阻,以提高輸出高電平的值。
3、為加大輸出引腳的驅(qū)動(dòng)能力,有的單片機(jī)管腳上也常使用上拉電阻。
4、oc門(mén)電路必須加上拉電阻,以提高輸出的高電平值。5、芯片的管腳加上拉電阻來(lái)提高輸出電平,從而提高芯片輸入信號(hào)的噪聲容限增強(qiáng)抗干擾能力。
6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。
7、長(zhǎng)線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。
上拉電阻阻值的選擇原則
1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。
2、從確保足夠的驅(qū)動(dòng)電流考慮應(yīng)當(dāng)足夠?。浑娮栊?,電流大。
3、對(duì)于高速電路,過(guò)大的上拉電阻可能邊沿變平緩。
綜合考慮,通常在1k到10k之間選取。對(duì)下拉電阻也有類(lèi)似道理。